# 本科试题 (五)

|           | 一、选择题 (每小题 2 分,共 20 分)                                                                                                                                                                                                       |
|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|           | 1. A <sub>3</sub> 、A <sub>2</sub> 、A <sub>1</sub> 、A <sub>0</sub> 是四位二进制码,若电路采用奇校验,则校验位 C 的逻辑表<br>达式是。                                                                                                                       |
|           | A. $A_3 \oplus A_2 \oplus A_1 \oplus A_0 \oplus 1$ B. $A_3 \oplus A_2 \oplus A_1 \oplus A_0$                                                                                                                                 |
|           | C. $A_3 \oplus A_2 \oplus A_1 \oplus A_0 \oplus 0$ D. $A_3 + A_2 + A_1 + A_0$                                                                                                                                                |
|           | 2. 要使 3:8 线译码器(74LS138)能正常工作,使能控制端 $G_1, G_{2A}, G_{2B}$ 的<br>电平信号应是。                                                                                                                                                        |
| 另有一个不同。   | 3. 最小项 $\overline{ABCD}$ 的逻辑相邻项是 D OD OD ABCD ABCD D. $\overline{ABCD}$ D. $\overline{ABCD}$ 又有一个文章和本式不同                                                                                                                     |
|           |                                                                                                                                                                                                                              |
|           | 4. 设 $F = AB + \overline{CD}$ ,则它的非函数是。<br>A. $\overline{F} = \overline{A + B} \cdot \overline{\overline{C} + \overline{D}}$ B. $\overline{F} = (\overline{A} + \overline{B}) \cdot (C + D)$ $\overline{AB}$ $\overline{CD}$ |
|           | C. $\overline{F} = (A+B) \cdot (\overline{C}+\overline{D})$ D. $\overline{F} = \overline{AB} + \overline{\overline{CD}}$                                                                                                     |
|           | 5. 卜列合图数相等,共中元自应现象的逻辑图数是。。。                                                                                                                                                                                                  |
| 事值会结 Ar   | B. $F = CD + B\overline{C} + AC\overline{D} \times B$                                                                                                                                                                        |
| 输出        | $C.$ $F = AC + B\overline{C} + CD + BD + AB$ $D.$ $F = AC + CD + B\overline{CD} + BD$ 6. 为实现将D触发器转换为T触发器,图1所示电路的虚线框内应是。                                                                                                      |
| TRATE     | a) 或非门<br>b) 与非门<br>c) 异或门<br>d) 同或门                                                                                                                                                                                         |
|           |                                                                                                                                                                                                                              |
| •         | 7. 用计数器产生 <u>110010</u> 序列,至少需要 图 1 个触发器。                                                                                                                                                                                    |
| 25 01     | A. 2 B. 3 C. 4 D. 8<br>8. 从编程功能讲,E <sup>2</sup> PROM 的 <u>与阵列</u> ,或阵列 <u></u> ,                                                                                                                                             |
| EPAL (    | 与呼吸,可编程 B. 可编程,固定 或呼到不能 D. 固定,固定                                                                                                                                                                                             |
| 和ESAL!    | 在图 2 所示电路中,不能完成 $Q^{n+1}=Q^n$ 逻辑功能的电路是                                                                                                                                                                                       |
|           | 以 作 4 7 7 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1                                                                                                                                                                                  |
| 22 PDOM 7 | 马科列度是 0                                                                                                                                                                                                                      |
| E2PLA     | B B                                                                                                                                                                                                                          |
|           |                                                                                                                                                                                                                              |
|           | $\frac{1}{1}$                                                                                                                                                                                                                |



VHDLASE

AD+ ÁBCD+ B CD+BIS

1700 -> 00/-> 01/-> (11/->110 -> /00

#### 五、时序电路分析(15分)

D触发器组成的同步时序电路如图 6 所示,写出 Qo、Qo、Qo表达式、电路状态图, 并说明此电路的逻辑功能。





图 6

### 六、组合逻辑设计(15分)

设计一个逻辑电路用于监视交通信号灯工作状态的。每一组信号灯由红 R、 黄 Y、绿 G 三盏灯组成。正常工作情况下,任何时候必有一盏灯点亮,而且只 允许有一盏灯点亮。而当出现其他五种点亮状态时,电路发生故障,发出报警信 号。 为自己这个

## 七、控制器设计(15分)

一数字系统,它能对两个8位二进制数进行比较。其操作过程如下: 先将两 个 8 位二进制数存入寄存器 A 和 B, 然后进行比较, 最后将大数移入寄存器 A 中。要求:

(1) 画出此系统数据通路图。

(2) 构造 ASM 流程图。

LDA = BA (Tv)

